Entradas

Mostrando entradas de diciembre, 2020
Imagen
 Universidad Distrital Francisco José de Caldas Laboratorio 11. Registro de 4 bits. Ángel Gabriel Tique Gómez   //  20182007094 Diciembre 2020 1. Resumen: la siguiente practica fundamenta el uso de fip-flop tipo D para almacenar el dato que se entrega sobre las entradas de esta mediante el pulso que general el decodificador matricial este funcionara como el flaco del reloj que operar en el parámetro de clk (reloj), de esta forma almacenando lo decimales sin caracteres del teclado. 2.Introduccion: como se hablo en el anterior laboratorio sobre el usos del teclado matricial este genera un código correspondiente en sus salidas por el cual ha de ser rectificado para que sus señales sean correctas de acuerdo con el decodificador de siete segmentos. El FF es el nombre común que se le da a los dispositivos de dos estados (biestables) que sirven como memoria básica para las operaciones de lógica secuencial, estos son ampliamente usados para el almacenamiento y transferencia ...
Imagen
 Univerisdidad Distrital Francisco Jose de Caldas laboratorio 10 teclado matricial y biestables  Angel Gabriel Tique Gomez // 20182007094 Diciembre 2020 Resumen. en la siguiente practica se implementa un nuevo elemento que se trabajara en laboratorios posteriores la herramienta del teclado matricial que permite mejor domino en la tarjeta de diseño. ene la segunda parte se implementa los biestables asíncronos y síncronos tipo SR, T, JK y D, mediante componentes para los asíncronos y verilog para los síncronos. Introducción: El teclado matricial es un dispositivo el cual esta configurado como una matriz filas-columnas con la intención de reducir el numero de líneas de entrada-salida del micro controlador. El numero de líneas de E/S necesarias es igual a la suma de filas y columnas. el numero de teclas es igual al producto de filas y columnas. Figura 1. teclado matricial. Biestables. son circuitos secuenciales fundamentales, están constituidos por puestas lógicas capaces de almac...
Imagen
Universidad Distrital Francisco José de Caldas practica numero 9: multiplicador de cuatro bits Ángel Gabriel Tique Gómez  // 20182007094 Diciembre 2020   1. Resumen: en la siguiente practica se busca ejercer los conocimientos básicos de programación para el diseño en lenguaje de un multiplicador usando como medio sumadores de un bit hasta de cinco bits para la creación de líneas de código que el programa verilog entienda y comprenda de la misma forma que se hacia cuando se hacían conexiones de circuitos visibles o bloques visible. 2.introduccion:  Verilog es un lenguaje de descripción de hardware (HDL, en Inglés: Hardware Description Language), y su principal función es modelar sistemas digitales y electrónicos, y se basa en una jerarquía de módulos teniendo una sintaxis parecida al lenguaje C; pensado así para que sea ampliamente aceptado, s oporta distintos niveles de abstracción en prueba e implementación de circuitos análogos, digitales o mixtos.  Actualmente, V...